製品概要
概要
The TS555 is a single CMOS timer with very low consumption:
(Icc(TYP)TS555 = 110 μA at VCC = +5 V versus Icc(TYP)NE555(a)= 3 mA),
and high frequency:
(ff(max.) TS555 = 2.7 MHz versus f(max)NE555(a)= 0.1 MHz).
Timing remains accurate in both monostable and astable mode.
The TS555 provides reduced supply current spikes during output transitions, which enable the use of lower decoupling capacitors compared to those required by bipolar NE555(a).
With the high input impedance (1012Ω), timing capacitors can also be minimized.
-
特徴
- Very low power consumption:
- 110 μA typ at VCC= 5 V
- 90 μa typ at VCC= 3 V
- High maximum astable frequency of 2.7 MHz
- Pin-to-pin functionally-compatible with bipolar NE555(a)
- Wide voltage range: +2 V to +16 V
- Supply current spikes reduced during output transitions
- High input impedance: 1012Ω
- Output compatible with TTL, CMOS and logic MOS
- Very low power consumption:
回路ダイアグラム
EDAシンボル / フットプリント / 3Dモデル
品質 & 信頼性
サンプル & 購入
製品型番 | 製品ステータス | Budgetary Price (US$)*/Qty | STから購入 | Order from distributors | パッケージ | 梱包タイプ | RoHS | Country of Origin | ECCN (US) | ECCN (EU) | Operating temperature (°C) | Operating Temperature (°C) (max) | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
最小 | 最大 | |||||||||||||
TS555IDTTR | | | distributors 販売代理店に在庫がない場合は、STのセールス・オフィスまでお問い合わせください |
TS555IDTTR 量産中
販売代理店に在庫がない場合は、STのセールス・オフィスまでお問い合わせください
(*)概算用の参考価格(US$)です。現地通貨でのお見積りについては、STのセールス・オフィスまたは販売代理店までお問い合わせください。